用單端反激做了一款電源,使用現成的pwm芯片搭的.在負載開路情況下,輸出電壓基本吻合要求,但是一加上負載(只是理論計算最大負載的1/10),電壓就下降了很多,這主要是什么問題啊?哪位碰到過類似的情況呢?
還有就是改變反饋到芯片的采樣電阻阻值比,電壓輸出也無變化,不會是芯片有問題吧?芯片的其他輸出都正常啊?
電源沒有負載能力 是什么問題啊
全部回復(51)
正序查看
倒序查看
@雪山無痕
沒有電路圖不好分析,不知道你的回授是咋樣的?我想你的變壓器GAP可能太小了
芯片資料 1147857388.pdf
電路圖
500) {this.resized=true; this.width=500; this.alt='這是一張縮略圖,點擊可放大。\n按住CTRL,滾動鼠標滾輪可自由縮放';this.style.cursor='hand'}" onclick="if(!this.resized) {return true;} else {window.open('http://u.dianyuan.com/bbs/u/41/1147857659.gif');}" onmousewheel="return imgzoom(this);">
電路圖基本上這樣,但我是12v->-200v,變壓器繞組比1:10,原邊電感33微亨,占空比0.625. 輸出最大電流要求20毫安就可以了
電路圖

電路圖基本上這樣,但我是12v->-200v,變壓器繞組比1:10,原邊電感33微亨,占空比0.625. 輸出最大電流要求20毫安就可以了
0
回復
其實我是這樣想的,從反激變換角度12v-〉-200v,要求最大輸出電流20mA左右即可,那么除去各種損耗假設效率在0.8左右.假設工作在電流連續狀態下,工作頻率500k,反激放大倍數是(Ns/Np)*D/(1-D),那么我的變壓器設計是1:10,正常工作導通比在0.625,變壓器原邊電感33微亨.那么在導通時間內,根據我前面提到的條件,平均電流應該是0.8A左右,I變化量為0.45A,即Imin=0.57A,Imax=1.02A.但現在問題是通過原邊的電流很小,理論上說是芯片發出波形的導通比很小,但芯片是通過采樣電壓來控制導通比的,按道理說電壓沒有超過預設值是不會減小導通比的,而且芯片其他管腳都輸出電壓正常,應該不是芯片的問題,所以我現在有點迷茫.
p.s.我用的是以下mosfet,應該能夠符合500kHz的工作條件,希望哪位大哥幫我看看
1147864515.pdf
p.s.我用的是以下mosfet,應該能夠符合500kHz的工作條件,希望哪位大哥幫我看看
1147864515.pdf
0
回復
@realzuoluo
芯片資料1147857388.pdf電路圖 [圖片]500){this.resized=true;this.width=500;this.alt='這是一張縮略圖,點擊可放大。\n按住CTRL,滾動鼠標滾輪可自由縮放';this.style.cursor='hand'}"onclick="if(!this.resized){returntrue;}else{window.open('http://u.dianyuan.com/bbs/u/41/1147857659.gif');}"onmousewheel="returnimgzoom(this);">電路圖基本上這樣,但我是12v->-200v,變壓器繞組比1:10,原邊電感33微亨,占空比0.625.輸出最大電流要求20毫安就可以了
PIN7為PGND,咋么和輸出電容的正極相連呀?
0
回復
@realzuoluo
其實我是這樣想的,從反激變換角度12v-〉-200v,要求最大輸出電流20mA左右即可,那么除去各種損耗假設效率在0.8左右.假設工作在電流連續狀態下,工作頻率500k,反激放大倍數是(Ns/Np)*D/(1-D),那么我的變壓器設計是1:10,正常工作導通比在0.625,變壓器原邊電感33微亨.那么在導通時間內,根據我前面提到的條件,平均電流應該是0.8A左右,I變化量為0.45A,即Imin=0.57A,Imax=1.02A.但現在問題是通過原邊的電流很小,理論上說是芯片發出波形的導通比很小,但芯片是通過采樣電壓來控制導通比的,按道理說電壓沒有超過預設值是不會減小導通比的,而且芯片其他管腳都輸出電壓正常,應該不是芯片的問題,所以我現在有點迷茫.p.s.我用的是以下mosfet,應該能夠符合500kHz的工作條件,希望哪位大哥幫我看看1147864515.pdf
R4,C8好象是接在15V上面吧
0
回復
@realzuoluo
其實我是這樣想的,從反激變換角度12v-〉-200v,要求最大輸出電流20mA左右即可,那么除去各種損耗假設效率在0.8左右.假設工作在電流連續狀態下,工作頻率500k,反激放大倍數是(Ns/Np)*D/(1-D),那么我的變壓器設計是1:10,正常工作導通比在0.625,變壓器原邊電感33微亨.那么在導通時間內,根據我前面提到的條件,平均電流應該是0.8A左右,I變化量為0.45A,即Imin=0.57A,Imax=1.02A.但現在問題是通過原邊的電流很小,理論上說是芯片發出波形的導通比很小,但芯片是通過采樣電壓來控制導通比的,按道理說電壓沒有超過預設值是不會減小導通比的,而且芯片其他管腳都輸出電壓正常,應該不是芯片的問題,所以我現在有點迷茫.p.s.我用的是以下mosfet,應該能夠符合500kHz的工作條件,希望哪位大哥幫我看看1147864515.pdf
你的吸收電路有問題,R4,C8應該是接在15V上,而且電路形勢不是串接,而是并接后再反竄一個高速開關二極管接到線圈兩端
0
回復
@李紹波
http://bbs.dianyuan.com/topic/88828這個是12V-300V的,你的是負電壓,看不出你的電壓取樣是怎么取的,變壓器比我怎么算是1:20呢,你的1:10是不是太小了?
繞組比1:10 假設占空比0.625 就可以滿足了呀.我這個電壓采樣是通過R9,R10分壓,引腳ref電壓恒定在1.25v,電路穩定時引腳FB應該是0v.電流環路是通過R6兩端電壓來反饋,具體電路在我前面發的芯片資料中有.我感覺是芯片發出的波形占空比不夠,真不知道是怎么回事,芯片其他管腳的電壓都正常啊.我的工作頻率是500k,你說會不會是變壓器磁芯不行啊?
0
回復