設計目的及思路:
當交流電流超出設定值后,在測試點1處會產生一個由低到高的電平翻轉,根據74HC74的真值表,將它當做時鐘的輸入,在其上升沿使/Q翻轉并鎖存,(因為主回路斷開后交流輸入的信號會消失)。利用翻轉的信號去斷開后面主回路的繼電器。
實際測試:
在測試點1處加一個由低到高的信號,斷開R7、R8在測試點2和3處發現電平并不會翻轉。聆聽各位前輩指導。請教是否設計有問題?
附:原理圖及74HC74真值表
用的著這樣嗎?直接用比較器方便些
用7027也不錯呀
電壓達到2.7V以上就出高電平,低了就出低電平。