數字控制系統設計時的一個疑惑?
在高頻開關電源中,模擬電流型控制方式,利用dsp對電流電壓進行數字采樣,再輸出dpwm進行雙閉環控制.由于受到cpu處理速度的限制,采樣頻率不能太高,這時假如開關頻率是30K,那按照采樣定理,采樣頻率要達到60k以上,但是這樣的采樣頻率使系統設計十分困難,要在這么短的時間內完成AD轉換,采樣保持,以及處理一些控制策略幾乎十分困難.我有看過就是把采樣頻率和開關頻率設置成一樣,這樣不是不符合采樣頻率嗎???
全部回復(0)
正序查看
倒序查看
現在還沒有回復呢,說說你的想法